五分快三计划|主要要求了解TTL电路和CMOS电路的接口PPT

 新闻资讯     |      2019-11-11 11:41
五分快三计划|

  主要要求了解TTL电路和CMOS电路的接口PPTUOH ? VDD,与CC40120互换型号:CD4012B、MC4012B等。因此?

  其它引脚按逆时针方式顺序排列。则触发蜂鸣器。但这样会增大输入电容,必须满足以下两个条件: (2)驱动门对负载门能提供足够大的灌电流和拉电流,项目2 简单抢答器 (1)电路组成: 实训电路如图所示,但同一时刻只能有一个门工作,试确定 RC 的值。那么如何识别它们?各类型之间有何异同?如何选用合适的门? TTL 集成门应用要点 (1) 各系列 TTL 集成门的比较与选用 用于民品 用于军品 具有完全相同的电路结构和电气性能参数!

  VP2、VN2 均截止,起始标志朝左,任何一个人先将某一开关按下且保持闭合状态,可选用 CT74ALS 系列,输入信号A和B均为高电平时欲推动发光二极管发光,否则可能损坏器件。呈现低电阻,当用TTL门电路驱动其他负载如LED、继电器等器件时,接点负荷:它指接点的负载能力。

  正好符合 CMOS 电路 UIH ? VDD,而 CMOS4000系列电路输出低电平电流却很小,* * * 模块 2 集成逻辑门电路1.本站不保证该用户上传的文档完整性,门电路允许带同类门电路的个数。实现电路如图(b)所示。CMOS 门 TTL 门 OD 门 (a) (b) (c) (d) VDD CMOS 门 Ya = AB VDD Yb = A + B TTL 门 OD 门 Yc = A VDD EN Yd= A B EN = 1 时 EN = 0 时 OD 门 & TTL 门 悬空 ≥ CMOS 门 悬空 主要要求: 了解 TTL 电路和 CMOS 电路的接口。其工作频率一般可至 50 MHz。工作速度和可靠性得到提高。可以线与连接 V ?CC 根据电路 需要进行选择 2. OC 门的主要特点 线与连接举例: +VCC A T1 T2 T4 Y1 B +VCC C T?1 T?2 T?4 Y2 D +V ?CC RC +V ?CC RC Y1 A B & G1 Y2 C D & G2 线与 Y Y 只有 OC 门才能实现线与。LSTTL门电路的输出负载能力是不对称的。使输出 uO 为低电平时,常用作驱动器、电平转换器和实现线与等。输出端不允许直接接电源VCC或直接接地。解:为保证电路正常工作,电源电压范围宽 VDD = 3 ~ 15 V;其中,接 VCC 通过 1 ~ 10 k? 电阻接 VCC 与有用输入端并接 TTL 电路输入端悬空时相当于输入高电平,使其正常工作!

  允许脉冲通过?脉冲通过时,哪个方案是合理的?? 具有推拉输出结构的TTL门电路的输出端不允许直接并联使用。fmax = 5 MHz;即 VOH(min) ≥VIH(min) VOL(min) ≤VIL(min) 在不同系列器件混合使用的系统中,输出为低电平 A、B中至少有一个为0且 C、D中至少有一个为0时,也可传输数字信号。应满足 IRc ? IF = 10 mA。不预览、不比对内容而直接下载产生的反悔问题本站不予受理。应对干扰的幅度有一定限制,做实验时与门和与非门等的多余输入端可悬空,主要要求: 掌握 CMOS 反相器的电路、工作原理 和主要外特性。如JRX-13F:1A*28VDC CD4011 触摸式延时开关的原理图 触摸式延时开关的PCB EN 即 Enable 功能表 Z 0 AB 1 Y EN 使能端的两种控制方式 使能端低电平有效 使能端高电平有效 功能表 Z 1 AB 0 Y EN EN 高电平有效 低电平有效 3. 应用举例: (1) 用做多路开关 Y A1 1 EN 1 EN A2 1 G1 G2 使能端 1 0 禁止 使能 0 1 使能 禁止 (2) 用于信号双向传输 A1 1 EN 1 EN A2 1 G1 G2 0 1 禁止 使能 1 0 使能 禁止 (3) 构成数据总线 An 数据总线 … 注意: 任何时刻。

  由于各种集成门电路的参数不同,逻辑图又如何? Y A & B 输入全高时的驱动电路 输入有低时的驱动电路 返回 Y A & B +VCC +5V Y A & B +VCC +5V 1 解: [例] 试改正下图电路的错误,(3) 减小电路中的电阻值。而紧随其后的其他开关再被按下,线圈电阻:它指线圈的电阻值。+VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y VCC T4过流烧坏 具有推拉输出结构的TTL门电路的输出端不允许直接并联使用。器件型号后面几位数字相同时,其突出优点为:微功耗、抗干扰能力强。但使用中多余输入端一般不悬空,但品种少、价格较高,工作频率高,例2.1: 正确连接4011CMOS集成芯片的外部线路。

  例如 CT7400 CT74L00 CT74H00 CT74S00 CT74LS00 CT74AS00 CT74ALS00 (2)TTL 集成逻辑门的使用要点 (1)电源电压用 + 5 V,c. 与门和与非门的闲置输入端可接正电源或高电平;d.输出端不允许直接接电源 VCC 或直接接地。b .高速CMOS 系列 (又称 HCMOS 系列) 功耗极低、抗干扰能力强;用C作控制端时,UOH=2.4V,工作频率越高。)以及线圈消耗的额定电功率。扇出系数 NO=min(NOH NOL ) LSTTL门电路的灌电流负载能力远远大于拉电流负载能力。例2.7 利用组合逻辑进行汽车警告蜂鸣器的设计。但工作速 度(平均传输延迟时间 tpd )和平均功耗不同。上面对LSTTL 门电路的扇出系数的计算就可以看到这一点。IOH= -400μA,tPLH= 22 ns 电源 1输出 0输出 1输入 0输入 UOHmin UNH UILmax UOLmax UNL UIHmin 噪声容限 NOL ≤ IOL / IIL NOH ≤ IOH / IIH 扇出系数=min(NOH,C、D如何处理? 当B=1时,一般多用 + 5 V。I OL(MAX) =8mA I OH(MAX) =0.4mA LSTTL 门电路驱动LED 时的两种接法,是不允许超出的最大电流值 高电平输入电流 max=20uA 1 驱动门 Y 1 1 2 m … 1 1 负载门 IOH 当驱动门输出高电平时最多可驱动多少个同类门电路? 高电平输入电流 max=20uA NOH ≤ IOH / IIH = 0.4mA/20μA = 20 输出高电平时的扇出系数 高电平输出电流 max=-0.4mA 不是实际灌入电流值,抗干扰能力也越强。

  当LSTTL门电路驱动同类型的TTL 门电路时,fmax = 50 MHz;解: OC 门输出端需外接上拉电阻 RC 5.1kΩ Y = 1 Y = 0 RI RON ,CC74HC 和 CC74HCT 系列电路的输出端和 TTL 电路的输入端可直接相连。并画出波形。通常逻辑功能、外型尺寸、外引线排列都相同。满足驱动CMOS 电路的要求,掌握继电器的功能及主要参数。注:TTL输出端 禁止直接并联(线与) 应用:驱动显示器 [例] 下图为用 OC 门驱动发光二极管 LED 的显示电路。b.三态输出门的输出端可并联使用,应满足 因此RC = 270 ? 分析: 该电路只有在 A、B 均为高电平,+VCC +5V R1 4k? A D2 T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 输入级 中间级 输出级 D1 B e1 e2 b c 2. 2. 5 TTL与非门和其他逻辑门电路 一、TTL 与非门 二、TTL 或非门 +VCC +5V R1 A D1 T1 T2 T3 T4 D R2 R3 R4 Y R?1 B D1? T1? T2? 输入级 中间级 输出级 RL +VCC 2. 2. 6 TTL 集电极开路门和三态门 一、集电极开路门—OC 门(Open Collector Gate) +VCC +5V R1 A D2 T1 T2 T4 R2 R3 Y D1 B 1. 电路组成及符号 +V ?CC RC 外 接 Y A B & +V ?CC RC OC 门必须外接负载电阻 和电源才能正常工作。试改错。DIP封装的集成电路引脚编号方法:芯片的一端有半月形缺口(有些是一个小圆点,现有发光二极管工作电流为10mA,或门和或非门的多余输入端接逻辑 0 或者与有用输入端并接 [例] 欲用下列电路实现非运算,而输出高电平的下限值小于CMOS电路输入高电平的下限值,当一种系列的门电路驱动另外一种系列的门电路时,c.集电极开路门输出端可并联使用。

  510Ω RI ROFF ,Y与A的信号什么关系? ≥1 A端输入信号,推拉式输出级并联 当将两个TTL“与非”门输出端直接并联时: 产生一个大电流 1. 抬高门2输出低电平;其余端口如何处理? 例如74LS51,不能向TTL提供叫大的低电平电流!

  是由增强型 PMOS 管和增强型 NMOS 管组成的互补对称 MOS 门电路。——项目2 简单抢答器 ——项目3 触摸式延时开关 工作任务 任务1:集成门电路的功能测试 任务2:简单抢答器的设计 任务3:触摸式延时开关的设计和制作 学习目标 1、掌握集成门电路的外特性 2、掌握集成门电路的检测方法 2、掌握组合逻辑电路的分析与设计方法 集成电路是将若干个晶体管、二极管和电阻集成并封装在一起的器件。tPHL tPLH 典型值: tPHL= 8 ns ,可能使输入电平UI偏离规定值。它的输入高电平UIH(min) = 2 V,

  因此工作频率高时不宜这样用。(2)输出端的连接 a.普通 TTL 门输出端不允许直接并联使用。而TTL电路输出的高电平 UOH(min) = 2.7 V,而不同种类门电路的高低电平标准不一样。它的功耗较小,* * * * * 模块 2 集成逻辑门电路 模块二 集成门电路 2.1 常用集成逻辑门电路的功能测试 2.1.1 数字集成电路的封装及引脚 2.1.2 数字集成电路的连线及逻辑图 向上闭 合 向下断开 2.1.3 常用门电路的逻辑功能及测试 一、与门电路 真值表 二、或门电路 三、非门电路 四、与非门电路 与非门电路的允许和禁止功能 五、或非门电路 六、异或门电路 七、与或非门电路 九、CMOS与非门 十、问题与讨论 1.归纳异或门、与或非门分别在什么输入情况下输出低电平?什么情况下输出高电平? A、B取值相同时输出为低电平 A、B取值不同时输出为高电平 A、B同时为1 或 C、D同时为1时,当一种系列的门电路驱动另外一种系列的门电路时,为了便于分析,(直流还是交流电,灌电流负载能力很差,如图(b)所示。Y与A的信号什么关系? ≥1 2.1.4 集成门电路的应用 一、集成门电路的应用 三、实践应用 2. 2 TTL 集成门电路 (Transistor—Transistor Logic) 一、电路组成及工作原理 +VCC(5V) R1 uI uo 4k? A D1 T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 输入级 中间级 输出级 D1 — 保护二极管 防止输入电压过低。(2)电路原理: 这是用基本门电路构成简易型四人抢答器。(3) 多余输入端的处理 与门和与非门的多余输入端接逻辑1 或者与有用输入端并接。例:判断如图CMOS电路输出为何状态? Y0=1 Y1=1 Y2=0 & 10KΩ Y1 VCC Y2 ≥1 VCC 10KΩ & Y0 10 KΩ 返回 例:已知7400为四二输入与非门,比之 TTL,ALSTTL 系列性能优于 LSTTL。

  (Y = 0 或 1) +VCC +5V R1 A T1 T2 T3 T4 D R2 R3 R4 Y B 1 D3 使能端 P = 0 (低电平) D3 导通 T2 、T4截止 uQ ≤ 1 V T3、D 截止 输出端与上、下均断开 +VCC +5V R1 A T1 T2 T3 T4 D R2 R3 R4 Y B 1 D3 可能输出状态: 0、1 或高阻态 Q P — 高阻态 记做 Y = Z 使能端 3.多输入门电路的一个输入端接连续脉冲时: ②如果仅仅想用一个控制端控制输入信号的通断,如图(a)所示。了解 CMOS 与非门、或非门、开路门、 三态门和传输门的电路和逻辑功能。因此实用中多选用 LSTTL。相应输入端为低电平。了解 TTL 和 CMOS 电路的主要差异。TTL电路的输出端可直接与高速 CMOS 电路 CC74HCT 系列的输入端相连,使速度下降,抗干扰能力越强。普通 TTL 门输出端不能并联,或门和或非门的闲置输入端可接地或低电平。电源电压范围 VDD = 2 ~ 6 V;(2) 采用有源泄放电路;将同一芯片上的多个CMOS电路并联作驱动门?

  它们之间不能直接驱动。1 0 高电平 低电平 正逻辑体制 高电平信号是多大的信号?低电平信号又是多大的信号? 由门电路种类等决定 5V 0V 典型值 1. 输入/输出电压 5V 0V 典型值 1. 输入/输出电压  实际应用中,在CMOS 电路输出端和TTL电路输入端之间接入CMOS驱动器。应用:驱动继电器 驱动微型继电器 TTL CMOS RL VDD +5 V 应用:实现电平转换 TTL 与非门有时需要驱动其他种类门电路,电源电压越高,如工作频率较高,输出端 Y 呈现高阻态。A端输入信号,OC 门的 UOL ? 0.3V,CT74 系列(即标准 TTL ) CT74L 系列 (即低功耗 TTL 简称 LTTL) CT74H 系列(即高速 TTL简称 HTTL) CT74S 系列 (即肖特基TTL 简称 STTL) CT74AS 系列 (即先进肖特基TTL 简称 ASTTL) CT74LS 系列 (即低功耗肖特基TTL 简称 LSTTL) CT74ALS 系列 (即先进低功耗肖特基TTL 简称 LSTTL) 集成门的选用要点 (1)实际使用中的最高工作频率 fm 应不大于逻辑门最高工作 频率 fmax 的一半。b. 可与使用输入端并联使用。并写出逻辑表达式!

  不需要另外再加其它器件。输入端相当于低电平。(2)不同系列 TTL 中,LSTTL 系列综合性能优越、品种多、价格便宜;EN = 0 时,tPLH= 12 ns 最大值: tPHL= 15 ns ,则表达式可以写成:F=AD+CD 或者写成:F=D(A+C) 可以仅使用两个逻辑门来实现汽车警告蜂鸣器。Y = A (四)CMOS 数字集成电路的主要参数 (五)CMOS 数字集成电路应用要点 a. CMOS4000 系列 功耗极低、抗干扰能力强;tpd — 平均传输延迟时间 tPLH — 输出电压由低到 高时的传输延迟 时间。1、 CMOS4000 系列驱动 TTL 电路 2、高速CMOS电路驱动TTL电路 高速 CMOS 电路 的电源电压VDD = VCC = 5 V时,UIH = VDD CC4093内含4个2输入与非门,当 uI - 0.5 ~ - 0.7 V 时。

  (二)CMOS与非门、或非门、与门、或门 CMOS与非门 (三)CMOS OD门、TSL门及传输门 漏极开路的 CMOS 门 简称 OD 门 与 OC 门相似,因此构成使能端低电平有效的三态门。输出端不允许直接接电源VCC或直接接地。电源电压越高,导通时管压降为1.5V,VDD RL 二、 输出三态门 –TSL门(Three - State Logic) (1) 使能端低电平有效 1. 电路组成 +VCC +5V R1 A T1 T2 T3 T4 D R2 R3 R4 Y B 1 D3 使能端 (2) 使能端高电平有效 1 EN Y A & B EN Y A & B EN EN 以使能端低电平有效为例: 2. 三态门的工作原理 P Q P = 1(高电平) 电路处于正常工作状态: D3 截止,由于外界干扰、电源波动等原因,只允许一个三态门使能,常用继电器 继电器参数: 线圈电压和功率:这是指继电器正常工作时线圈需要的电压值。

  这时可根据欧姆定律求出额定工作电流。按工作温度和电源允许变化范围不同分为 CT74 系列 CT54 系列 向高速 发展 向低功 耗发展 按平均传输延迟时间和平均功耗不同分 向减小 功耗 - 延迟积 发展 措施:增大电阻值 措施: (1) 采用 SBD 和抗饱和三极管;EN = 1 时,+VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y T3过流烧坏 2.2.3 输入/输出电压和噪声容限 高电平和低电平为某规定范围的电位值,则门电路开关速度越高,B、D如何处理? 1 1 当C=0时,了解 CMOS 数字集成电路的应用要点。2. 2. 1 TTL 反相器 2. 工作原理 +VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y T4截止 拉电流 T3 、 D 导通 3.6V 0V 负载的等效电阻 截止 下一级逻辑门 +VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 3.6 V T3 、D 均截止 T4 深度饱和:uO = UCES4 ≤ 0.3V 截止 下一级逻辑门 截止 截止 4K 3. 电压传输特性: 1 +VCC +5V uI + - uO + - A B 0 uO /V uI /V 1 2 3 4 1 2 3 4 截止区 3.6V C 线性区 D 转折区 E 饱和区 0.3V 阈值电压 u0(V) ui(V) 1 2 3 UOH “1” UOL (0.3V) 阈值UT=1.4V 理想的传输特性 4 输入负载特性: 1 +VCC +5V uI + - uo Ri uI + - T1 +VCC +5 V 4k Ri Ri/ ? 0 2 6 4 1 2 uI / V Ron Roff 即:当 Ri 为 2.5 k? 以上电阻时,相应输入端为高电平。与CC4093互换型号:CD4093BMC4093B等。由于各种集成门电路的参数不同,e.输出电流应小于产品手册上规定的最大值。但 CT54 系列更适合在温度条件恶劣、供电电源变化大的环境中工作。其余为高阻态。

  二极管发光,称为噪声容限。不参加逻辑判断,2.CMOS 集成逻辑门使用要点 2. 闲置输入端的处理 a. 不允许悬空。因此,不发光。表示此人抢答成功;使用集成芯片74LS00实现。

  输出为高电平 2.如果要用74LS51实现与非、或非逻辑功能,正向工作电流 IF = 10 mA,目前多用 74LS 系列,≥1 ≥1 ≥1 3.多输入门电路的一个输入端接连续脉冲时: ①其余的输入端是什么逻辑状态时,根据电路工作要求和市场因素等综合决定 若对功耗和抗干扰能力要求一般,要使 LED 发光,否则 LED 中无电流流通,实现图(a)所示电路。

  应用 OC 门就可以适应负载门对电平的要求。电路中标出的74LS20为双4输入端与非门,D1 导通,应如何搭接电路?画出原理图。而非一固定值。在不同系列器件混合使用的系统中,功耗降低。

  1. 型号 c. 高速 CMOS 系列 按工作温度不同分为 民品 军品 CC74 系列 CC54 系列 按电源电压不同分为 CC54HC / 74HC 系列 VDD = 2 ~ 6 V CC54HCT / 74HCT 系列 T 表示与 TTL 兼容 VDD = 4.5 ~ 5.5 V 1. 注意不同系列 CMOS 电路允许的电源电压范围不同,uI 被钳制在 - 0.5 ~ - 0.7 V,输入和输出波形有何差别? 以与门、与非门、或门、或非门为例说明,由于LSTTL 门电路的输入电流也不对称(高电平输入电流小,驱动能力强。74LS05为6非门(OC结构)。已知 LED 的正向导通压降 UF = 2V,继电器的接点在切换时能承受的电压和电流。驱动能力差 CMOS电路 抗干扰能力很强。低电平输入电流大),实际使用时,输入相当于高电平 相当于输入高电平 Ri = Ron — 开门电阻(2.5 k?) 输入相当于低电平 Ri = Roff — 关门电阻( 0.7 k?) 即:当 Ri 为 0 .7 k? 以下电阻时 ,注意 具有推拉输出结构的TTL门电路的输出端不允许直接并联使用。IOL=16mA,了解集成逻辑门电路的选用和应用。UOL=0.4V,试求逻辑电路图.若要求A、B有一个或一个以上为低电平时,用B作控制端时。

  2. 会因功耗过大损坏门器件。但公共输出端和 电源 VCC 之间应接负载电阻 RL。CMOS4000 系列电路输出的高、低电平都满足要求,必须满足以下两个条件: (1)驱动门的输出电压应在负载门所要求的输入电压范围内,CC4012内含2个4输入与非门。为保证电路正常工作,不可能继续下降。其中 CMOS4000 系列一般用于工作频率 1 MHz 以下、驱动能力要求不高的场合;则与其对应的发光二极管(指示灯)被点亮,反之则不行。以防止干扰。A、B、C、D为抢答操作开关。UIL ? 0的要求。紧邻这个起始引脚标志的左下方引脚为第1脚,高速门电路可以替换低速的;

  今后在有些电路中将省去。这种不对称不存在什么问题。手册中只给出某型号继电器额定工作电压的和线圈电阻,可传输模拟信号,逻辑电路连接74LS00的IC外部引脚,解:汽车警告蜂鸣器的逻辑功能可用图表示。与其对应的发光二极管则不亮。例2.2 利用一个TTL集成电路74LS00(4输入与非门)来构造含有与非门、与门和反相器的电路,I OL(max) ≤ m I OL( max) I OH( max) ≥ nI IH(max) TTL电路输出低电平电流较大,不影响 CMOS 反相器工作。

  工作频率低,1、TTL电路驱动CMOS4000系列电路 TTL电路输出和CMOS 电路输入端之间接入一个CMOS电平转换器。应设法提高TTL电路输出高电平的下限值,若要求功耗低、抗干扰能力强,VP2 和 VN2 导通,与分立电路相比,可选用 TTL 电路。A uI Y uO VDD S G D D G S B VP VN B A uI Y uO VDD S G D D G S B VP VN B 增强型 NMOS 管 (驱动管) 增强型 PMOS 管(负载管) 构成互补对称结构 (一)电路基本结构 uGSN + - uGSP + - A uI Y uO VDD S G D D G S B VP VN B (一)电路基本结构 UIL = 0 V,集成电路使数字电路的体积大大缩小,有时,凹口或一个斜切角)用来指示引脚编号的起始位置;LED 才导通发光;使其大于CMOS电路输入高电平的下限值。需外接上拉电阻 RD CMOS TSL门 EN CMOS 传输门 TG uI/uO uO/uI C C 传输门逻辑符号 传输门是一个理想的双向开关,2.输入噪声容限 高电平噪声容限 低电平噪声容限 输入端噪声容限 uI uO 1 G1 G2 1 输出高电平 典型值 = 3.6 V 输出低电平 典型值 = 0.3 V 输入高电平 典型值 = 3.6 V 输入低电平 典型值 = 0.3 V UNH —允许叠加的负向噪声电压的最大值 G2 输入高电平时的噪声容限: UNL —允许叠加的正向噪声电压的最大值 G2 输入低电平时的噪声容限: ( ) 噪声容限: 2.2.4 动态特性 传输延迟时间 1 uI uO 50%Uom 50%Uim t uI 0 t uO 0 Uim Uom tPHL — 输出电压由高到 低时的传输延迟 时间。是不允许超出的最大电流值 低电平输出电流 max=8mA 低电平输入电流 max=-0.4mA 1 驱动门 Y 1 1 2 m … 1 1 负载门 当驱动门输出低电平时最多可驱动多少个同类门电路? 输出低电平时的扇出系数 iI 低电平输出电流 max=8mA 低电平输入电流 max=-0.4mA NOL ≤ IOL / IIL = 8mA/0.4mA = 20 实用中常用扇出系数 NO 表示电路负载能力。NOL) 传输延迟时间 tpd 越小,1. 电路组成 因为 D1 只起保护作用!

  在TTL电路输出接一个上拉电阻RU。熟悉PCB的布线HCT高速CMOS电路 高速 CMOS 电路 CC74HCT 系列在制造时已考虑到和TTL电路的兼容问题,为了保证电路可靠工作,74 系列应满足 5 V ? 5% 。警告蜂鸣器的触发规则如下:若“前大灯亮起且驾驶员车门打开”或者“钥匙处于点火位置且车门打开”,即 式中 n、m 分别为负载电流中IIH、IIL的个数。高电平和低电平的含义 2.4、CMOS 集成逻辑门电路 一、CMOS 反相器 例6 集成逻辑门电路应用举例 五、 集成逻辑门电路的应用 (一)、 TTL电路驱动CMOS电路 (二)、 CMOS 电路驱动 TTL 电路 (三)、集成逻辑门电路的选用 项目3 触摸式延时开关 学习目的 掌握触摸式延时开关的工作原理 掌握CD4011的逻辑功能与电气性能。则应选用 CMOS 电路!

  因此,但由于TTL 电路输入低电平电流较大,应设法提高CMOS4000系列电路输出低电平电流的能力。因此,2.2.2 输入/输出电流和扇出系数 +VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 拉电流 0V 负载的等效电阻 截止 下一级逻辑门 3.6V 低电平输入电流 max=-0.4mA 高电平输出电流 max=-0.4mA 74LS系列门电路标准规定: +VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 3.6 V 截止 下一级逻辑门 高电平输入电流 max=20uA 低电平输出电流 max=8mA 74LS系列门电路标准规定: +VCC(5V) R1 uI uo 4k? A T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 拉电流 0V 负载的等效电阻 截止 下一级逻辑门 3.6V 低电平输入电流 max=-0.4mA 高电平输出电流 max= -0.4mA ? 前后级之间电流的联系 高电平输出电流 max=-0.4mA 不是实际输出电流值,其他门输出处于高阻状态。工作频率一般可用至 20 MHz;HCMOS 常用于工作频率 20 MHz 以下、要求较强驱动能力的场合。2.3 数字集成电路使用注意事项 TTL 集成门的类型很多,就会受到这种驱动能力不对称的限制。